Memory access methods and apparatus

Procédés et appareil d'accès mémoire

Abstract

A disclosed example apparatus includes a row address register (412) to store a row address corresponding to a row (608) in a memory array (602). The example apparatus also includes a row decoder (604) coupled to the row address register to assert a signal on a wordline (704) of the row after the memory receives a column address. In addition, the example apparatus includes a column decoder (606) to selectively activate a portion of the row based on the column address and the signal asserted on the wordline.
Selon l'invention, un appareil cité à titre d'exemple comprend un registre d'adressage ligne (412) pour stocker une adresse ligne correspondant à une ligne (608) dans une matrice mémoire (602). L'appareil cité à titre d'exemple comprend également un décodeur de ligne (604) couplé au registre d'adressage ligne pour affirmer un signal sur une ligne de mots (704) de la ligne après que la mémoire reçoit une adresse de colonne. L'appareil cité à titre d'exemple comprend également un décodeur de colonne (606) qui permet d'activer sélectivement une partie de la ligne en fonction de l'adresse de colonne et du signal affirmé sur la ligne de mots.

Claims

Description

Topics

Download Full PDF Version (Non-Commercial Use)

Patent Citations (4)

    Publication numberPublication dateAssigneeTitle
    JP-H08315582-ANovember 29, 1996Nippon Telegr & Teleph Corp , 日本電信電話株式会社半導体メモリ
    US-2008094933-A1April 24, 2008Hynix Semiconductor Inc.Low-power dram and method for driving the same
    US-2009006886-A1January 01, 2009International Business Machines CorporationSystem and method for error correction and detection in a memory system
    WO-2005119687-A2December 15, 2005Freescale Semiconductor, Inc.Automatic hidden refresh in a dram and method therefor

NO-Patent Citations (1)

    Title
    See also references of EP 2529374A2

Cited By (9)

    Publication numberPublication dateAssigneeTitle
    CN-103559915-AFebruary 05, 2014西安华芯半导体有限公司DRAM (Dynamic Random Access Memory) testing device and method for reducing address connection
    CN-103559915-BJune 15, 2016西安紫光国芯半导体有限公司一种减少地址线连接的dram测试装置及方法
    EP-3015986-A1May 04, 2016Huawei Technologies Co., Ltd.Procédé et dispositif d'accès pour module de mémoire de type à messages
    EP-3015986-A4July 27, 2016Huawei Tech Co LtdZugriffsverfahren und -vorrichtung für ein meldungsspeichermodul
    US-8787060-B2July 22, 2014Netlist, Inc.Method and apparatus for optimizing driver load in a memory package
    US-8938589-B2January 20, 2015Hewlett-Packard Development Company, L. P.Interface methods and apparatus for memory devices using arbitration
    US-9146867-B2September 29, 2015Hewlett-Packard Development Company, L.P.Methods and apparatus to access memory using runtime characteristics
    US-9361955-B2June 07, 2016Hewlett Packard Enterprise Development LpMemory access methods and apparatus
    US-9811416-B2November 07, 2017Huawei Technologies Co., Ltd.Memory access method and apparatus for message-type memory module